Geyser-1: A MIPS R3000 CPU core with Fine Grain Runtime Power Gating

D.Ikebuchi D.Ikebuchi, N.Seki N.Seki, Y.Kojima Y.Kojima, M.Kamata M.Kamata, L.Zhao L.Zhao, H.Amano H.Amano, T.Shirai T.Shirai, S.Koyama S.Koyama, T.Hashida T.Hashida, Y.Umahashi Y.Umahashi, H.Masuda H.Masuda, K.Usami K.Usami, S.Takeda S.Takeda, H.Nakamura H.Nakamura, M.Namiki M.Namiki, M.Kondo M.Kondo, Kimiyoshi Usami

研究成果: Article

33 引用 (Scopus)
元の言語English
ページ(範囲)281-284
ジャーナルIEEE Asian Solid-State Circuits Conference (A-SSCC) 2009
出版物ステータスPublished - 2009 11 16

これを引用

D.Ikebuchi, D. I., N.Seki, N. S., Y.Kojima, Y. K., M.Kamata, M. K., L.Zhao, L. Z., H.Amano, H. A., T.Shirai, T. S., S.Koyama, S. K., T.Hashida, T. H., Y.Umahashi, Y. U., H.Masuda, H. M., K.Usami, K. U., S.Takeda, S. T., H.Nakamura, H. N., M.Namiki, M. N., M.Kondo, M. K., & Usami, K. (2009). Geyser-1: A MIPS R3000 CPU core with Fine Grain Runtime Power Gating. IEEE Asian Solid-State Circuits Conference (A-SSCC) 2009, 281-284.